当前位置: 一起学习网 > 学习电脑 > CPU > 正文

INTEL8086CPU有几个地址线

INTEL8086CPU有几个地址线篇一:微机原理答案

2、在一个8086CPU和单片8259A组成的系统中,试说明:

(1)8086CPU在响应可屏蔽中断的条件是什么?

(2)8086CPU在响应中断过程中,连续执行两个INTA周期,其作用是?

(3)假如8259A已被编程,ICW2=08H,若连接在8259A的IR3端的外设提出中断申请,它的中断向量的存放地址是什么?

8259响应可屏蔽中断的条件是有中断请求信号INTR有效,IF为1允许终端,执行完当前正在执行的指令;

在第一个/INTA信号时,CPU告诉8259收到中断请求,并通知8259准备好终端类型码

在第二个/INTA信号时,8259通过数据总线将中断类型码给CPU,CPU转入中断服务程序;

由ICW2可知中断类型码的高5位为00001而中断连接再IR3故中断类型码应为000001000=08H

中断向量应存放在08*4=20H开始的四个单元中。

3.8086CPU中有哪些寄存器?各有什么用途?

答:① 通用寄存器组:4个16位通用寄存器,AX、BX、CX、DX,称作通用数据寄存器。可用来存放16位的数据或地址,另有隐含的专门用法;2个指针寄存器:SP和BP。它们均用来存放段内偏移地址;2个变址寄存器:SI和DI。这两个寄存器常用在字符串操作中,并分别用来存放源操作数的段内偏移量和目标操作数的段内偏移量。

② 段寄存器组:

CS:代码段寄存器,存放代码段的基地址,要执行的指令代码均存放在代码段中; DS:数据段寄存器,存放数据段的基地址,指令中所需操作数常存放于数据段中; SS:堆栈段寄存器,存放堆栈段的基地址,堆栈操作所需的数据存放于堆栈段中; ES:附加段寄存器,存放附加段的基地址,附加段也是用来存放存储器操作数的。 ③ 标志寄存器FR:

表示运算的特征或控制CPU的操作。

④ 指令指针寄存器IP:

用来存放将要执行的下一条指令代码在代码段中的偏移地址,在程序运行过程中,BIU可修改IP中的内容,使它始终指向将要执行的下一条指令

4.标志寄存器FR中有哪些标志位?它们的含义和作用是什么?

答:标志寄存器FR

① 进位标志位CF:运算结果最高位若产生进位或借位,该标志置1,否则置0。 ② 奇偶标志位PF:运算结果中1的个数为偶数,该标志置1,否则置0。

③ 辅助进位标志位AF:加法/减运算中,若第3位有进/借位,AF=1,否则AF=1。 ④ 零标志位ZF:运算指令执行之后,若结果为0,则ZF=1,否则ZF=0。

⑤ 符号标志位SF:它和运算结果的最高位相同。有符号运算时最高位表示符号,SF=1为负,SF=0为正。

⑥ 溢出标志OF:若本次运算结果有溢出,则OF=1,否则OF=1。

⑦ 中断标志位IF:该标志用于控制可屏蔽的硬件中断。IF = 0,可接受中断;IF = 0中断被屏蔽,不能接受中断。该标志可用指令置1或置0(复位)。

⑧ 方向标志位DF:该标志位用于指定字符串处理指令的步进方向。当DF = 1时,字符串处理指令以递减方式由高地址向低地址方向进行;当DF = 0时,字符串处理指令以递增方式,由低地址向高地址方向进行。该标志可用指令置位或清零。

⑨ 单步标志位TF:TF = 1,表示控制CPU进人单步工作方式,此时,CPU每执行完一条指令就自动产生一次内部中断。单步中断用于程序调试过程中。

5.。。。。“最小模式”和“最大模式”系统的主要区别是什么?各有什么主要特点? 答:最小模式是指单机系统,即系统中只有8086/8088一个微处理器。在这种系统中,8086/8088CPU直接产生所有的总统控制信号。

最大模式系统中包含有两个或多个处理器,可构成多机系统,其中一个为主处理器8086/8088 CPU。其它处理器称为协处理器,它们是协助主处理器进行工作的。在最大模式系统中,系统所需控制信号由总线控制器8288提供。

两种模式的最主要区别体现在8086 CPU的部分管脚(24~31引脚)具有不同的功能。 6.。什么是逻辑地址、物理地址、物理地址是如何求得的?假如CS=2000H,IP=0100H,其物理地址是多少

逻辑地址:由段基址和偏移地址组成,均为无符号的16 位二进制数,程序设计时采用逻辑地址,可由逻辑地址变换为物理地址。

物理地址:指存储器中存储单元的实际地址编码,是一种绝对地址,是CPU 访问存储器的实际寻址地址,对于8086 系统,地址范围为00000H~FFFFFH。 物理地址=段基址×16+偏移地址。

段寄存器左移4位(即乘以16),然后与16位的偏移量相加得到20位的地址。

2000*10H+0100H=20100H.

7.I/O接口电路采用统一编址或独立编址时对微处理器有无特殊要求?

8.。。 什么是中断类型码、中断向量、中断向量表?在基于8086/8088的微机系统中,中断类型码和中断向量之间有什么关系? 答:处理机可处理的每种中断的编号为中断类型码。中断向量是指中断处理程序的入口地址,由处理机自动寻址。中断向量表是存放所有类型中断处理程序入口地址的一个默认的内存区域。在8086系统中,中断类型码乘4得到向量表的入口,从此处读出4字节内容即为中断向量。

9.什么是总线周期 一个基本的总线周期由多少个T构成

答:CPU每访问一次总线所花的时间称为总线周期,一个基本的总线周期由四个T周期构成。

10.8086 CPU有多少根地址线?多少根数据线?它最大直接寻址范围是多少?一 次对外数据传送多少BIT二进制数?

答:

8086 CPU有20根地址线

16根数据线;

它最大直接寻址范围1MB;

一次对外数据传送16BIT二进制数

11.。。。。。。请说明Intel8253各个计数通道中三个引脚信号CLK,OUT和GATE的功能。 答:CLK为计数时钟输入引脚,为计数器提供计数脉冲。

GATE为门控信号输入引脚,用于启动或禁止计数器操作,如允许/禁止计数、启动/停止计数等。

OUT为输出信号引脚以相应的电平或脉冲波形来指示计数的完成、定时时间到。

12,常用的存储器片选控制方法有哪几种?简述它们的特点?

线选法,部分译码法,全部译码法

线选法电路简单,但是会造成地址堆叠,空间利用率低且具体编程时不易编织;

全译码法的芯片利用率高,不会出现地址堆叠,但是电路比起线选法复杂得多;

部分译码法介于两者之间,也会产生一定程度的地址堆叠,但是有相对连续的地址空间。

INTEL8086CPU有几个地址线篇二:微机原理与接口技术习题参考答案3-13章

习题

3.1 什么是总线?总线是如何分类的?

答:总线,是一组能为多个功能部件服务的公共信息传送线路,是计算机各部件之间的传送数据、地址和控制信息的公共通路,它能分时地发送与接收各部件的信息。按照总线系统的层次结构,可以把总线分为片内总线、系统总线、局部总线和外设总线。

3.2 举例说明有哪些常见的系统总线与外设总线。

答:常见的系统总线有: ISA总线、PCI总线、PCI Express总线。

常见的外设总线有:RS-232串行总线、IEEE1394串行总线、USB串行总线。

3.3 ISA总线的主要特点是什么?

答:ISA总线的主要特点是:

(1)总线支持力强,支持64KB的I/O地址空间、24位存储器地址空间、8/16位数据存取、15级硬件中断、7个DMA通道等。

(2)16位ISA总线是一种多主控(Multi Master)总线,可通过系统总线扩充槽中的MASTER的信号线实现。除CPU外,DMA控制器、刷新控制器和带处理器的智能接口卡都可以成为ISA总线的主控设备。

(3)支持8种类型的总线周期,分别为8/16位的存储器读周期、8/16位的存储器写周期、8/16位的I/O读周期、8/16位的I/O写周期、中断请求和中断响应周期、DMA周期、存储器刷新周期和总线仲裁周期。

3.4 PCI总线的主要特点是什么?

答:PCI总线的特点概述如下:

(1) 线性突发传输:PCI支持突发的数据传输模式,满足了新型处理器高速缓冲存储器(Cache)与内存之间的读写速度要求。线性突发传输能够更有效地运用总线的带宽去传输数据,以减少不必要的寻址操作。

(2) 多总线主控:PCI总线不同于ISA总线,其地址总线和数据总线是分时复用的。这样减少了接插件的管脚数,便于实现突发数据的传输。数据传输时,一个PCI设备作为主控设备,而另一个PCI设备作为从设备。总线上所有时序的产生与控制,都是由主控设备发起的。

(3) 支持总线主控方式和同步总线操作:挂接在PCI总线上的设备有“主控”和“从控”两类。PCI总线允许多处理器系统中的任何一个处理器或其他有总线主控能力的设备成为总线主控设备。PCI允许微处理器和总线主控制器同时操作。PCI总线是一种同步总线,除了中断等少数几个信号外,其他信号与总线时钟的上升沿同步。

3.5 IEEE1394总线的主要特点是什么?

答:IEEE1394总线的主要特点是:

(1) 优越的实时性能

IEEE1394具有两种数据传输模式:同步(Synchronous)传输与非同步(Asynchronous)传输。其中同步传输模式会确保某一连线的频宽,加上IEEE1394高速的传输速度,能保证图像和声音不会出现时断时续的现象。

(2) 连接方便,支持热插拔、即插即用功能

IEEE1394采用设备自动配置技术,允许热插拔(Hot Plug In)和即插即用(Plug & Play),方便用户使用。此外,IEEE1394可自动调整局部拓扑结构,实现网络重构和自动分配ID。

(3) 总线直接提供电源

IEEE1394总线的6芯电缆中有两条是电源线,可向被连接的设备提供4~10V/1.5A的电源。这样一来,就不需要为每台设备配置独立的供电系统,并且当设备断电和出现故障时,也不会影响整个系统的正常运行。

(4) 通用性强

IEEE1394允许采用树形或菊花链结构,以级联方式在一个接口上可连接63个不同种类的设备。可连接传统外设(如硬盘、光驱、打印机)、多媒体设备(如声卡、视频卡)、电子产品(如数码相机、视频电话)、家用电器(如VCR、HDTV、音响)等。IEEE1394为微机外设和电子产品提供了统一的接口,增强了通用性。

3.6 简述USB总线作为通用串行总线的优点。

答:USB总线作为通用串行总线,其优点有:

(1) 使用方便

可以连接多个不同的设备,支持热插拔和即插即用功能。

(2) 传输速度快

在速度方面,USB支持三种信道速度:低速(low speed)1.5MB/s,全速(full speed)12MB/s以及高速(high speed)480MB/s。具备USB功能的PC都支持低速和全速,高速则需要主机支持USB2.0。

(3) 连接灵活

连接方式既可以使用串行连接,也可以使用USB集线器把多个USB设备连接在一起。从理论上来说,可以连接127个USB设备,每个外设电缆长度可达5米。USB还可智能识别USB链上的外围设备的接入或拆卸。

(4) 独立供电

USB总线使用一个4针的标准插头,其中有两针是电源线,可为低功耗装置提供+5V电源。

第4章 Intel80X86系列微处理器 习题解答

4.1 8086/8088内部寄存器有哪些?哪些属于通用寄存器?哪些用于存放段地址?标志寄存器的含义是什么?

答:

8086/8088内部有14个16位的寄存器。8个通用寄存器AX、BX、CX、DX、SP、BP、SI、DI。4个16位的段寄存器CS、DS、SS、ES,用于存放段地址。标志寄存器FLAGS用于存放指令执行结果的特征和CPU工作方式,其内容通常称为处理器状态字PSW。

4.2 对于8086/8088CPU,确定以下运算的结果与标志位。

(1)5439H+456AH (2)2345H+5219H (3)54E3H-27A0H

(4)3881H+3597H (5)5432H-6543H (6)9876H+1234H

略。

4.3 8086/8088为什么要对存储器采用分段管理?一个段最多包含多少存储单元? 答:

8086/8088内部与地址有关的寄存器都是16位的,只能处理16位地址,对内存的直接寻址范围最大只能达64KB。为了实现对1MB单元的寻址,8086/8088系统采用了存储器分段技

术。一个段最多包含64K个存储单元。

4.4 8086/8088CPU内部共有多少个段?分别称为什么段?段地址存放在哪些寄存器中? 答:

8086/8088 CPU内部共有4个段。分别称为代码段、数据段、堆栈段和附加段。段地址存放在4个16位的段寄存器,CS代码段寄存器、DS数据段寄存器、SS堆栈段寄存器、ES附加段寄存器中。

4.5 简述物理地址、逻辑地址、段基地址和偏移量的含义及其相互关系。

答:

物理地址:信息在存储器中实际存放的地址,它是CPU访问存储器时实际输出的地址。 逻辑地址:编程时所使用的地址,由段基地址和偏移量两部分构成。

段基地址(段地址或段基址):段的起始地址的高16位。

偏移量(偏移地址):所访问的存储单元距段的起始地址之间的字节距离。

给定段基地址和偏移量,就可以在存储器中寻址所访问的存储单元。物理地址=段基地址×16+偏移量。

4.6 8086/8088CPU中存储单元的物理地址的计算公式是什么?如果[CS]=0200H,

[IP]=0051H,则物理地址是多少?

解:

物理地址=段基地址×16+偏移量

物理地址是02051H。

4.7 8086/8088CPU内部用来存放下一条要执行指令的偏移地址的寄存器是什么?它与哪个段寄存器配合产生下一条要执行指令的物理地址?

答:

8086/8088CPU内部用来存放下一条要执行指令的偏移地址的寄存器是指令指针IP。它与代码段寄存器CS合产生下一条要执行指令的物理地址。

4.8 某存储单元在数据段中,已知[DS]=1000H,偏移地址为1200H,则它的物理地址是多少? 解:

物理地址是11200H。

4.9 已知[SS]=2360H,[SP]=0800H,若将20H个字节的数据入栈,则[SP]=?

解:

[SP]=0800H-20H=7E0H

4.10 对于8086/8088CPU,已知[DS]=0150H,[CS]=0640H,[SS]=0250H,[SP]=1200H,问:

(1)数据段最多可存放多少字节?首地址和末地址分别为多少?

(2)代码段最多可存放多少字节?首地址和末地址分别为多少?

(3)如果先后将FLAGS、AX、BX、CX、SI和DI压入堆栈,则[SP]=?

解:

(1)数据段首地址为01500H,按64K字节容量末地址应为114FFH,然而考虑到堆栈段首地址=SS×16=02500H,数据段中存放信息不能与堆栈段重合,故数据段末地址=0250H-1=024FFH,即数据段范围:01500H~024FFH,可以存放4K字节。

(2)代码段最多可存放64K字节,首地址为06400H,末地址为163FFH。

(3)[SP]=1200H-0CH=11F4H。

4.11 从功能上,8086CPU可分为哪两部分?各部分的主要功能是什么?二者如何协调工作?

答:

从功能上,8086CPU可分总线接口部件BIU和执行部件EU两部分。

BIU负责完成微处理器内部与外部(内存储器和I/O端口)的信息传送,即负责取指令和存取数据。执行部件EU的功能就是负责指令的执行。

总线接口部件(BIU)和执行部件(EU)按流水线技术原则协调工作,共同完成所要求的信息处理任务:

4.12 8086/8088的指令队列分别有多少个字节?

答:

8086的指令队列长度为6个字节,当队列空闲两个字节时,BIU自动从存储器取出指令字节,存入指令队列中;而8088的指令队列长度为4个字节,当队列空闲一个字节时,BIU就自动取指令字节,并存到指令队列中去。

4.13 8086CPU有多少根数据线?多少根地址线?可寻址的地址空间为多少字节?加电复位后,执行第一条指令的物理地址是多少?

答:

8086CPU有16根数据线。20根地址线。可寻址的地址空间为1M字节。加电复位后,执行

第一条指令的物理地址是FFFF0H。

4.14 是工作模式选择信号,由外部输入,为高电平时CPU工作在什么模式?为低电平时,CPU工作在什么模式?

答:

为高电平时,CPU工作在最小模式。为低电平时,CPU工作在最大模式。

4.15 8086/8088CPU的非屏蔽中断输入信号和可屏蔽中断信号分别由什么引脚输入?标志寄存器中IF可屏蔽的中断是什么?

答:

8086/8088CPU的非屏蔽中断输入信号和可屏蔽中断信号分别NMI和INTR引脚输入。标志寄存器中IF可屏蔽的中断是可屏蔽中断信号INTR。

4.16 8086工作于最小模式,CPU完成存储器读操作时 、 、 和 引脚分别为什么电平。如果进行字节操作,单元地址为2001H,则 和A0分别为什么电平?如果为字操作且该字为“对准存放”,则 和A0为分别为什么电平?

解:

8086工作于最小模式,CPU完成存储器读操作时 、 、 和 引脚分别为高、低、高、低电平。如果进行字节操作,单元地址为2001H,则 和A0分别为低、高电平?如果为字操作且该字为“对准存放”,则 和A0为分别为低、低电平。

4.17 时钟发生器8284A的主要功能是什么?

答:

8086/8088系统采用Intel8284A作为时钟发生器。8284A将晶体振荡器的振荡频率分频后,向8086/8088系统提供符合要求的时钟脉冲CLK、PCLK和OSC信号;同时为复位信号RESET和准备好信号READY进行同步。

4.18 8086/8088采用什么器件实现总线分离?涉及到的控制信号有哪些?

答:

8086/8088CPU采用8位锁存驱动器Intel8282和8位双向数据收发器Intel8286实现总线分离。涉及到的控制信号包括:ALE、 、 。

4.19 8086CPU的基本总线周期由几个时钟周期组成?在读写周期T1状态,CPU向总线发出什么信息?如果时钟频率为5MHz,则一个时钟周期为多少?

解:

4个。CPU向总线发出地址信息。1/5MHz=200ns。

4.20 说明8086/8088总线周期中4个基本状态中的具体任务,如果AL中的内容为98H,试画出将AL中内容存至内存12345H单元时对应的时序图(假设插入1个等待周期)。 解:

T1:地址锁存

T2:地址撤销,准备数据

T3:数据稳定到总线上

T4:读写总线上的数据

5.1

答:(1)在指令 MOV AX,0ABH 中,源操作数字段的寻址方式是立即数寻址,其物理地址值=(CS)*10H+(IP);

(2)在指令 MOV AX,BX 中,源操作数字段的寻址方式是寄存器寻址,操作数在BX中,无物理地址;

(3)在指令 MOV AX,[100H] 中,源操作数字段的寻址方式是直接寻址,其物理地址值=(DS)*10H+100 =29000H+100H=29100;

(4)在指令 MOV AX,VAL 中,源操作数字段的寻址方式是直接寻址,其物理地址值=(DS)*10H+50H =29000H+50H=29050H;

(5)在指令 MOV AX,[BX] 中,源操作数字段的寻址方式是寄存器间接寻址,其物理地址值=(DS)*10H +(BX)=29000H+100H=29100H;

(6)在指令 MOV AX,ES:[BX] 中,源操作数字段的寻址方式是寄存器间接寻址,其物理地址值=(ES)*10H+(BX)=21000H+100H=21100H;

(7)在指令 MOV AX,[BP] 中,源操作数字段的寻址方式是寄存器间接寻址,其物理地址值=(SS)*10H +(BP)=15000H+10H=15010H;

(8)在指令 MOV AX,[SI] 中,源操作数字段的寻址方式是寄存器间接寻址,其物理地址值=(DS)*10H +(SI)=29000H+0A0H=290A0H;

(9)在指令 MOV AX,[BX+10] 中,源操作数字段的寻址方式是寄存器相对寻址,其物理地址值=(DS)*10H+(BX)+0AH= 29000H+100H+0AH =2910AH;

(10)在指令 MOV AX,VAL[BX] 中,源操作数字段的寻址方式是寄存器相对寻址,其物理地址值=(DS)*10H+(BX)+50H= 29000H+100H+50H= 29150H;

(11)在指令 MOV AX,[BX][SI] 中,源操作数字段的寻址方式是基址变址寻址,其物理地址值=(DS)*10H+(BX)+(SI) =29000H+100H+0A0H =291A0H;

(12)在指令 MOV AX,[BP][SI] 中,源操作数字段的寻址方式是基址变址寻址,其物理

INTEL8086CPU有几个地址线篇三:微机原理__课后答案

第1章 概述

一、填空题

1.电子计算机主要由、 输入设备 和 输出设备 等五部分组成。

2.和集成在一块芯片上,被称作CPU。

3.总线按其功能可分总线 三种不同类型的总线。

4.计算机系统与外部设备之间相互连接的总线称为统总线(或通信总线) ;用于连接微型机系统内各插件板的总线称为系统内总线(板级总线) ;CPU内部连接各寄存器及运算部件之间的总线称为 内部总线 。

5.迄今为止电子计算机所共同遵循的工作原理是存储 和 程序控制 的工作原理。这种原理又称为 冯·诺依曼型 原理。

二、简答题

1.简述微处理器、微计算机及微计算机系统三个术语的内涵。

答:微处理器是微计算机系统的核心硬件部件,它本身具有运算能力和控制功能,对系统的性能起决定性的影响。微处理器一般也称为CPU;微计算机是由微处理器、存储器、

I/O接口电路及系统总线组成的裸机系统。微计算机系统是在微计算机的基础上配上相应的外部设备和各种软件,形成一个完整的、独立的信息处理系统。三者之间是有很大不同的,微处理器是微型计算机的组成部分,而微型计算机又是微型计算机系统的组成部分。

2.什么叫总线?为什么各种微型计算机系统中普遍采用总线结构?

答:总线是模块与模块之间传送信息的一组公用信号线。

总线标准的建立使得各种符合标准的模块可以很方便地挂在总线上,使系统扩展和升级变得高效、简单、易行。因此微型计算机系统中普遍采用总线结构。

3.微型计算机系统总线从功能上分为哪三类?它们各自的功能是什么?

答:微型计算机系统总线从功能上分为地址总线、数据总线和控制总线三类。地址总线用于指出数据的来源或去向,单向;数据总线提供了模块间数据传输的路径,双向;控制总线用来传送各种控制信号或状态信息以便更好协调各功能部件的工作。

第3章 微处理器及其结构

一、填空题

1.8086/8088 CPU执行指令中所需操作数地址由计算出最后形成一个位的内存单元物理地址。

2.8086/8088 CPU在总线周期的T1 时刻,用A19/S6~A16/S3 输出而在其他时钟周期,则输出 状态 信息。

3.8086/8088 CPU复位后,从单元开始读取指令字节,一般这个单元在跳转 指令,使CPU对系统进行初始化。

4.8086系统的存储体系结构中,1MB存储体分每个库的容量都是512K字节,其中和数据总线D15~D8相连的库全部由 奇地址 单元组成,称为高位字节库,并用BHE作为此库的选通信号。

5.8086/8088系统中,可以有个段起始地址,任意相邻的两个段起始地址相距 16 个存储单元。 6.用段基值及偏移量来指明内存单元地址的方式称为逻辑地址 。

7.通常8086/8088 CPU中当EU执行一条占用很多时钟

周期的指令时,或者在多处理器系统中在交换总线控制时会出现 空闲 状态。

8.8086 CPU使用I/O端口,最多可访问 64K 个字节端口,使用 20 根地址线访问存储单元,最多可访问 1M 个字节单元。

9.CPU取一条指令并执行该指令的时间称为期,它通常包含若干个 总线 周期,而后者又包含有若干个 时钟 周期。

二、单项选择题

1.某微机最大可寻址的内存空间为16MB,其CPU的地址总线至少应有(E)条。

A.26B.28C.20D.22E.24

2.8086/8088 CPU的RESET引脚至少应维持(A)个时钟周期的正脉冲宽度才能有效复位。

A.4

INTEL8086CPU有几个地址线

B. 5 C.2 D.3

3.当RESET信号进入高电平状态时,将使8086/8088 CPU的(D)寄存器初始化为0FFFFH。

A.SSB.DSC.ESD.CS

4.8086/8088 CPU 与慢速存储器或I/O 接口之间进行数据传输,为了使传送速度匹配,有时需要在(C)状态之间插入若干等待周期TW。

A.T1 和T2B.T2 和T3C.T3 和T4D.随

5.8086/8088 CPU中标志寄存器的主要作用是( D )。

A.检查当前指令的错误 B.纠正当前指令执行的结果与错误

C.决定是否停机

续指令所需的标志

6.8086最小模式下的存储器读周期中地址锁存发生在总线周期的( A )时刻。

A.T1 B.T2 C.T3 D.T4

7.指令指针IP的作用是( A )。

A.保存将要执行的下一条指令的地址 B.保存CPU要访问的内存单元地址

C.保存运算器运算结果内容

的一条指令

8.8086CPU有两种工作模式,最小模式的特点是( A )。

A.CPU提供全部控制信号 B.由编程进行模式设定

C.不需要8282收发器

8288

三、简答题 D.需要总线控制器 D.保存正在执行 D.产生影响或控制某些后